Takeo YOSHIDA

tyoshida
Faculty: Faculty of Engineering Department of Information
EngineeringPosition: Professor









Profile

Research Field
  1. Computer System Network
  2. Keywords:Fault Tolerant Architectures , High Performance Architectures , Low Power Architectures
Current Subject
  1. A Real-Time Detection Method for Delay Faults
    Keywords:Delay Fault , Fault Detection
  2. A Speculative Execution Method for VLIW Processors
    Keywords:VLIW Processor , Speculative Execution
Research Career
  • Research Career
    1. 1997 – , University of the Ryukyus, Faculty of Engineering, Research Assistants

Research

Books&Articles
  • Books
    1. VHDLで学ぶディジタル回路設計
      CQ出版 2002(Apr.)
      Author:吉田たけお, 尾知博

    Articles

    1. 非同期式回路の設計を支援するVHDLパッケージの試作
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2009-11:95-96 2009(Dec.)
      Author:近藤 葵, 吉田たけお
    2. 多ビット処理可能なインタリーブ型剰余乗算器の提案
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2009-12:97-98 2009(Dec.)
      Author:福地 広和, 吉田たけお
    3. RTL Design of LDPC Decoder for IEEE802.11n WLAN
      , he 9th International Symposium on Communications and Information Technology (ISCIT 2009) , SS5-HDTV-2 2009(Sep.)
      Author:H. Shimajiri, A. Hayashi, T. Yoshida
    4. Performance Evaluation of Low Density Parity Check CODEC for IEEE 802.11n and RTL Design of Its Decoder
      , 2008 International Workshop on Smart Info-Media Systems in Bangkok (SISB 2008) 2009(Mar.)
      Author:H. Shimajiri, R. Yohena, T. Yoshida, M. Kurosaki, W. A. Syafei, Y. Nagao, H. Ochi
    5. Performance Evaluation and ASIC Design of LDPC Decoder for IEEE802.11n
      , 6th Annual IEEE Consumer Communications and Networking Conference (IEEE CCNC 2009) 2009(Jan.)
      Author:W. A. Syafei, R. Yohena, H. Shimajiri, T. Yoshida, M. Kurosaki, Y. Nagao, B. Sai, H. Ochi
    6. Min-Sumアルゴリズムを用いた高速無線LAN用LDPC復号器の小規模化に関する一検討
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2008-23:141-142 2008(Dec.)
      Author:林哲史, 饒平名隆一, 吉田 たけお
    7. 耐パス遅延故障回路の回路面積の評価
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2008-22:139-140 2008(Dec.)
      Author:真玉橋朝明, 島袋千秋, 吉田たけお
    8. 2線式符号を用いた耐パス遅延故障回路の設計法
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2008-21:133-138 2008(Dec.)
      Author:島袋千秋, 真玉橋朝明, 吉田たけお
    9. Performance Evaluation of Low Density Parity Check Codes for IEEE 802.11n and Its ASIC Design
      , International Symposium on Communications and Information Technologies (ISCIT 2008) , D3-AM:609-614 2008(Oct.)
      Author:W. A. Syafei, Y. Nagao, R. Yohena, H. Shimajiri, T. Yoshida, M. Kurosaki, B. Sai, H. Ochi
    10. Performance Evaluation of Low Density Parity Check CODEC for IEEE 802.11n and Its RTL Design
      , 電子情報通信学会技術研究報告 , SIS2008-11:59-63 2008(Jun.)
      Author:R. Yohena, H. Shimajiri, T. Yoshida, M. Kurosaki, W. A. Syafei, Y. Nagao, H. Ochi
    11. Min-Sumアルゴリズムに基づいた小規模LDPCデコーダの設計
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2007-01:1-2 2007(Dec.)
      Author:沖津望, 濱希, 島尻寛之, 吉田たけお
    12. Min-Sumアルゴリズムを用いた高速無線LANシステム用LDPC復号器の設計
      , 電子情報通信学会技術研究報告 , VLD2007-100:67-72 2007(Nov.)
      Author:濱希, 島尻寛之, 吉田たけお
    13. パス遅延故障を検出可能な回路の構成に関する一検討
      , 電子情報通信学会技術研究報告 , DC2007-40:19-24 2007(Nov.)
      Author:渡邊孝志, 吉田たけお
    14. SD数を用いた算術演算回路における符号化方式の評価
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2006-11:41-42 2006(Dec.)
      Author:饒平名隆一, 吉田たけお
    15. Karatsuba法に基づく並列乗算器の性能評価
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2006-10:39-40 2006(Dec.)
      Author:島袋千秋, 吉田たけお
    16. ブロックソート圧縮法に対する復号誤り抑制手法に関する一検討
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2005-13:59-60 2005(Dec.)
      Author:濱希, 島尻寛之, 吉田たけお
    17. コンカレント値予測手法の提案とその評価
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2005-12:57-58 2005(Dec.)
      Author:古我知理人, 島尻寛之, 吉田たけお
    18. パス遅延故障を検出可能な回路を設計するためのVHDLパッケージの試作
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2005-11:55-56 2005(Dec.)
      Author:渡邊孝志, 趙顯秀, 吉田たけお
    19. パス遅延故障を検出するための等距離遷移回路の提案
      , 電子情報通信学会技術研究報告 , DC2005-39:7-12 2005(Dec.)
      Author:趙顯秀, 吉田たけお
    20. A Fast Scalable Montgomery Multiplier Using Parallel Addition
      , The 20th International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC 2005) , WC2-6 2005(Jul.)
      Author:H. Shimajiri, K. Taira, T. Yoshida
    21. Trimodal値予測手法の提案
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-200:57-62 2004(Dec.)
      Author:古我知理人, 平良健太郎, 島尻寛之, 吉田 たけお
    22. 関数ハザードフリー回路の構成法に関する一検討
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2004-09:55-56 2004(Dec.)
      Author:浦崎直洋, 佐久真源太, 島尻寛之, 吉田たけお
    23. 複数パス供給機構を持つVLIWプロセッサの性能改善
      , 電気学会・電子情報通信学会合同講演会講演論文集 , OKI-2004-08:53-54 2004(Dec.)
      Author:比嘉和哉, 平良健太郎, 島尻寛之, 吉田たけお
    24. 並列加算を用いた高速モンゴメリ乗算器の設計
      , 電子情報通信学会技術研究報告 , VLD2004-91:179-184 2004(Dec.)
      Author:平良健太郎, 島尻寛之, 吉田たけお
    25. パス遅延故障を検出可能な順序回路を構成するための状態 割り当て法
      , 電子情報通信学会技術研究報告 , DC2004-62:91-96 2004(Dec.)
      Author:佐久真源太, 島尻寛之, 吉田たけお
    26. A Method of Speculative Dual-path Execution for VLIW Processors
      , IEEE Region 10 Technical Conference (TENCON 2004) , B-195 2004(Nov.)
      Author:H. Shimajiri, T. Yoshida
    27. 多数決冗長系における多数決回路の高信頼化に関する一検討
      , 電子情報通信学会論文誌 (D-I) , J84-D-I(4):378-388 2001(Mar.)
      Author:高江洲康太郎, 吉田たけお
    28. Alternate Data Retry for Masking Double Stuck-at Bus Faults
      , Systems and Computers in Japan , 28(9):46-54 1997(Sep.)
      Author:T. Yoshida, T. Otani
    29. ADRを用いてバス上の多重縮退故障をマスクするためのベクトル集合の巡回符号による生成法
      , 電子情報通信学会論文誌 (D-I) , J80-D-I(4):404-410 1997(Apr.)
      Author:吉田たけお, 三浦幸也
    30. ADRによるバス上の2重縮退故障のマスク
      , 電子情報通信学会論文誌 (D-I) , J79-D-I(11):984-992 1996(Oct.)
      Author:吉田たけお, 大谷 知行
    31. 入力名標集合と制御条件を用いたレジスタ転送レベルの設計検証法
      , 電子情報通信学会論文誌 (D-I) , J79-D-I(1):28-40 1996(Jan.)
      Author:吉田たけお, 貴家仁志, 内藤祥雄
    32. Function Based on Data Flow for Hardware Description Languages and Functional Verification
      , Pacific Rim International Symposium on Fault Tolerant Computing (PRFTS’93) , :118-122 1993(Dec.)
      Author:T. Yoshida, H. Kiya, S. Naito

    Others

    1. 組み込み技術用語集
      CQ出版 , Interface (別冊付録) , 2007(8) 2007(Aug.)
      Author:吉田たけお
    2. [特集] C/C++言語によるハードウェア設計入門「序章 C/C++言語ベースの システム設計の重要性」
      CQ出版 , Interface , 2003(9):44-45 2003(Sep.)
      Author:吉田たけお
    3. [特集] C/C++言語によるハードウェア設計入門「第1章 SystemCの基礎」
      CQ出版 , Interface , 2003(9):46-58 2003(Sep.)
      Author:吉田たけお
    4. [特集] C/C++言語によるハードウェア設計入門「第2章 組み合わせ回路 とSystemC記述」
      CQ出版 , Interface , 2003(9):59-75 2003(Sep.)
      Author:吉田たけお
    5. [特集] C/C++言語によるハードウェア設計入門「第3章 順序回路 とSystemC記述」
      CQ出版 , Interface , 2003(9):76-92 2003(Sep.)
      Author:吉田たけお
    6. [特集] C/C++言語によるハードウェア設計入門「第4章 ステートマシン のSystemC記述」
      CQ出版 , Interface , 2003(9):93-98 2003(Sep.)
      Author:吉田たけお
    7. [特集] 現代コンピュータ技術の基礎 「第3章 基礎からの計算科学・工 学 — シミュレーション,第3節 回路シミュレーションの実際」
      CQ出版 , Interface , 2003(8):62-64 2003(Aug.)
      Author:吉田たけお
    8. [特集] 基礎からの計算科学・工学 — シミュレーション 「第4章 回路 シミュレーションの実際」
      CQ出版 , Interface , 2002(9):72-80 2002(Sep.)
      Author:吉田たけお
    9. [特集] 入門! VHDLによる回路設計の基礎 「第1章 ディジタル回路とVHDLの 世界」
      CQ出版 , Design Wave Magazine , 2000(12):20-25 2000(Dec.)
      Author:吉田たけお, 尾知博
    10. [特集] 入門! VHDLによる回路設計の基礎 「第2章 組み合わせ回路とVHDL記 述」
      CQ出版 , Design Wave Magazine , 2000(12):26-41 2000(Dec.)
      Author:吉田たけお, 尾知博
    11. [特集] 入門! VHDLによる回路設計の基礎 「第3章 フリップフロ
      CQ出版 , Design Wave Magazine , 2000(12):42-53 2000(Dec.)
      Author:吉田たけお, 尾知博
    12. [特集] 入門! VHDLによる回路設計の基礎 「第4章 順序回路とVHDL記述」
      CQ出版 , Design Wave Magazine , 2000(12):54-61 2000(Dec.)
      Author:吉田たけお, 尾知博
    13. [特集] 入門! VHDLによる回路設計の基礎 「第5章 VHDLによる実践的ディ ジタル回路設計」
      CQ出版 , Design Wave Magazine , 2000(12):62-81 2000(Dec.)
      Author:吉田たけお, 尾知博
    14. [特集] 入門! VHDLによる回路設計の基礎 「付録 VHDL文法概要」
      CQ出版 , Design Wave Magazine , 2000(12):82-93 2000(Dec.)
      Author:吉田たけお, 尾知博

    Research Grants

    Cooperative research with industry

    1. 2009 – 2009 , ワイヤレスメッシュネットワークでの配信に適したデジタルシネマ伝送システムの研究開発

Contact

Address: 1 Senbaru,Nishihara,Okinawa

Mail Address:tyoshida@ie.u-ryukyu.ac.jp